会员注册
发布信息

信号上升时间对串扰的影响
    

  信号上升时间短是高速信号的一个重要特征,它对信号完整性的影响很大。那么保持系统本身参数不变,改变输入信号的上升时间,如图所示分别为上升时间0.5 ns、1 ns和2 ns时的近端及远端串扰波形。

信号上升时间不同时的近端和远端串扰

  图 信号上升时间不同时的近端和远端串扰

  由图所示可见,上升沿的串扰的影响相当大,随着上升时间的变短,特别是当平行走线长度小于饱和长度时,串扰电压幅度将迅速减小。在现代高速设计中,具有快速边沿速率的器件越来越被广泛使用,这个问题必须引起注意。

  从上面的分析中可以得到一些减小串扰的一般规则:

  · 在满足系统设计要求的情况下,尽量使用边沿速率较慢的器件,因为它对串扰的影响最大;

  · 加大布线间距,减小平行走线长度;

  · 在设计目标阻抗时,应该尽量使导体靠近参考平面即减小介质层厚度,这样传输线可以紧密地与参考平面耦合,从而减小对邻近信号线的干扰;

  · 如果有可能,信号线应该设计成带状线或埋式微带线,以获得较好的串扰抑制效果;

  · 相邻信号层的走线应彼此正交,以减小耦合:

  · 对于要求十分严格的系统可以使用差分走线,如系统时钟:

  · 正确的端接可以减小或消除反射,从而减小串扰;

  · 如果布线空间允许,可以在串扰严重的两条线之间插入一条地线以降低耦合,并减小串扰;

  · 妥善布局,防止布线时出现拥挤。

  



  

相关阅读:  
  • 信号上升时间分析的matlab代码
  • BOB示波器信号上升时间的劣化
  • BOB示波器信号上升时间的劣化
  • 外差式激光测振仪上升时间和延迟的测量研究
  • 信号完整性中信号上升时间与带宽研究
  • 示波器探头的上升时间和带宽
  • 上升时间限制电路图-信号处理电子电路图
  • 虚拟示波器的上升时间
  • 如何计算接地环路电感和算出阻尼双极点的上升时间
  • 3、数字示波器的上升时间
  • 使用采样示波器对PCB进行串扰分析
  • 2线总线上升时间加速电路
  • 2线总线上升时间加速电路_通信电路高速互连
  • 用于PCB品质验证的时域串扰测量法分析
  • 用于PCB品质验证的时域串扰丈量法分析
  • 浅析相邻线缆串扰对网络的影响
  • 改进了上升时间和稳定性是触发器电路图_电路图
  • 改进了上升时间和稳定性是触发器电路图-数字电路图
  • 什么叫上升时间?
  • 上升时间
  •  
     
     

    时间:2011年04月05日 02:46:31 来源:dzsc.com 作者:ks99 上一篇:发动机进气管回火 下一篇:桑塔纳CNG汽车行驶怠速不稳、耗气量大的故障诊断与排除  (电脑版  手机版)
    Copyright by www.regisdev.com;All rights reserved.

    威尼斯人棋牌手机版